This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G373:LE 引脚过冲

Guru**** 2618835 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/876220/sn74lvc1g373-le-pin-overshoot

器件型号:SN74LVC1G373

您好!

我的客户发现 LE 引脚在 D 引脚从低到高过冲。

请参考以下波形。

(CH1;LE、CH2;Q 引脚)

此时、D 引脚低电平变为高电平、Q 引脚变为低电平变为高电平。 LE 引脚具有过冲。

设备是否有任何问题?

VCC=5V

D 引脚通过100k Ω 上拉至 Vcc。

谢谢

穆克

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Muk、

    我们还能得到电路原理图吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!Dylan - San、

    我直接向您发送了电子邮件。  原理图 是机密数据

    谢谢

    穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Muk-San、

    非常感谢您的观看。 它还可以帮助我查看示波器屏幕截图中包含的 D 输入和5V Vcc 以及 LE 和 Q