主题中讨论的其他器件:SN74AHCT541
请帮助我解决客户遇到的此问题:
我使用此电平转换器从3.3V 转换到5V。 由于控制输入以 VCCA 为基准、并且我的控制线是3.3V 逻辑、因此 VCCA 上的电压为3.3V。 VCCB 上为5V。 问题出在上电。 首先出现5V (VCCB)、然后大约15ms 之后出现3.3V (VCCA)。 随着3.3V 电压上升(上升时间约为2ms)、B 侧输出脉冲高电平的时间约为150us。 这对我的应用来说是非常不利的。 我将此设备仅用作输出(A 至 B),因此 DIR 直接连接到 VCCA。 我需要控制输出使能、以便在正常工作条件下驱动 OE、但在上电时具有高阻抗、因此 OE 具有10K 上拉至 VCCA、该引脚在上升时会随3.3V 电压一同上升。
数据表明确指出:为了确保加电或断电期间的高阻抗状态、OE 应通过上拉电阻器连接到 VCC;该电阻器的最小值由驱动器的灌电流能力决定。 因此、我认为我所做的操作将确保我在加电期间获得高阻抗状态。 我出了什么问题?
我该怎么做才能解决这个问题?
VCCA 是否必须在 VCCB 之前出现? 我在数据表中没有看到这一点。 我必须添加一个 FET 开关来控制5V VCCB、以便在稍后打开。 这是不可取的,但如果需要的话,我可以这样做。
如果 OE 在 VCCA 出现前处于高电平、会有帮助吗? 我可能可以使用 VCCB 上5V 电压的电阻分压器来提供3.3V 上拉电阻、而不是将其上拉至3.3V VCCA 电源轨?
感谢您的帮助!
此致、
Jim B