This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LSF0102:针对负载电容与最大速度的请求特性图

Guru**** 2539500 points
Other Parts Discussed in Thread: PCA9306, LSF0102

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/959342/lsf0102-request-characteristics-graphic-for-load-capacitance-vs-maximum-speed

器件型号:LSF0102
主题中讨论的其他器件:PCA9306

您好!

是否有任何图形可显示1.8V 至3.3V 电平转换器的最大速度 V.S.负载电容?

目前、客户正在将 PCA9306用于1MHz SMBus 应用、但看起来 PCA9306只能支持高达400kHz 的频率。

LSF0102与采用 DQE 封装的 PCA9306引脚相同。

但是、最大负载电容可能高达400pF 以上、因此他们想要检查在这种情况下是否可以运行1MHz?

请帮助!

谢谢、此致、

老虎

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tiger、

    我将请 PCA9306的所有者对此问题发表评论。

    最棒的

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    必须通过上拉电阻器为负载电容充电。 因此、速度受生成的 R-C 低通滤波器的限制。 2πRC 频率为1/(2 π 20πRC);数字信号需要更多的模拟带宽、因此您可以使用1/(2 π)估算最大速度。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Clemens、

    我是否有任何有关该公式的应用文档可供参考?

    这是我的理解。

    R= PU 电阻

    C=总线电容(包括器件和走线电容)

    那么1/(2πRC)=1/(2*3.14*R*C),对吧?

    谢谢、

    宜华

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的。 (在实践中、C 很难估算、因此您只需使用示波器查看波形并调整 R 即可。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢你。 将尝试计算截止频率。 根据建议。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    只需在答复中找到两个不同的公式。

    一个是 1/(2πRC)、另一个是 1/(20πRC)。 哪一个是正确的?

    谢谢、

    宜华

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    第一个是模拟信号的−3dB 截止频率。 第二个是数字信号的估算值。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    为了添加额外的注释、PCA9306获得了400pF 的支持电容值、这是因为 I2C 规范的 I2C 速度高达400kHz。 在1MHz 时、I2C 电容限制移至550pF。 器件本身可以支持这些电容值、但在系统级别、您需要根据您在系统中期望的总线电容来计算上拉电阻器值。 因此、此处的主要要点是从器件的角度来看、支持更高的电容器电平、但从系统级来看、I2C 规范不鼓励超过基于最大频率的规范限值。 调整上拉电阻器值将使您能够满足 I2C 上升时间要求、但代价是 IOL 更高(也会导致更高的受管时间)。

    器件两侧之间的电容负载不匹配也可能会对寄生产生影响、在快速下降沿期间、信号可能会在大约 Vref1+Vth 下挂起。 这种挂起时间通常以低两位数毫微秒为单位、并且通常不会因持续的时间和 I2C 器件内置的 I2C 抗尖峰脉冲时间而导致任何信号完整性问题。

    -Bobby