This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
嗨、Alan、
感谢您提供原理图。 我有几个问题/意见:
第一个注释-不要将 CMOS 输入悬空。 对于您的系统,我建议下拉1A2和2B2 --假设您永远不会更改1DIR 和2DIR 的方向。
我的主要问题是:UART_FTDI_TX 上连接了什么? 从示波器屏幕截图中可以看出,这条线路上有总线争用(我还假设这是您之前展示的线路--这是唯一有意义的线路)。
我想、从原理图和您之前的评论中可以看到、UART 驱动器将线路强制为高电平、并且 AVC 器件只能将其拉至大约1V。
考虑到 AVC 器件1.8V 输出的电阻约为30欧姆、我们可以使用分压器公式轻松计算将线路下拉至1V 所需的电阻:Vout=Vin*R1/(R1+R2):
1V = 1.8V * 30/(30+R2)-> R2 = 24欧姆
虽然这是一个估计值,但很明显的是,有一些东西主动将该线路驱动为高电平--它不是一个死短路,也不是一个上拉电阻器。