This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV1T126:OE 引脚的逻辑电平

Guru**** 2382560 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/945351/sn74lv1t126-logic-level-for-oe-pin

器件型号:SN74LV1T126

对于该器件、我们能否将引脚 A 连接到5V、Vcc 连接到5V、但使用3.3V 兼容逻辑驱动 OE 引脚?

我们计划从 FPGA 的3.3V 组驱动 OE 引脚。

输出引脚、我们将其连接到5V 逻辑电路。

 

请检查并告知我们以这种方式连接是否正常。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    TI 团队、

    请注意,这一问题非常紧迫,因为我下周有一个小问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Prasenjit、您好!

    是-该器件可以具有5V 电源和3.3V 输入或5V 输入-或这些电源的任意组合。 这是 LV1T 系列逻辑器件的主要用途、数据表中对其进行了非常清晰的定义。

    在建议的工作条件下、输入电压与电源电压无关:

    在"电气特性"中、输入必须高于2.03V 才能被视为"高电平"、低于0.8V 才能被视为"低电平"、电源电压为5V: