This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC8T245:电源关闭时的输出状态

Guru**** 2393885 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/944456/sn74lvc8t245-output-state-when-power-is-off

器件型号:SN74LVC8T245

大家好、

在这里了解您很高兴。 我的客户需要 TI 解释以下现象、

当 VCCA 断电时、

DIR 连接到高电平、

输入信号为低电平、

4.来自 VCCA 的 OE 电源

即使 A1为低电平、我们也可以在 B1中进行1.5ms 脉冲。 请帮助检查可能导致此问题的原因吗? 谢谢。

BR、

查尔斯·林

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嘿、Charles、

    当 VCCB 为0V 时、脉冲看起来会发生、这会由于 Ioff 电路而禁用 I/O。 此时、我将假定脉冲将来自其他器件、尤其是因为它的振幅为5V、并且我们的器件未连接到5V 电源。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!Dylan、

    我可能无法清楚地描述我的问题。 VCCO 连接至5V、VCCA 断电时保持稳定。 这就是 B1具有5V 脉冲的原因。

    问题是、当 A1为低电平且 VCCA 断电时、OE 电源来自 VCCA、并且它也断电时、 我们可以在 B1中看到5V 脉冲。 请帮助找到根本原因。 谢谢。  

    BR、

    查尔斯·林

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嘿、Charles、

    好的、蓝色波形未连接到我们的器件。 当您关闭 VCCA 电源时、您将器件置于未知的运行区域(OE 和 DIR 电路以 VCCA 为基准)、以便在 Ioff 电路禁用 I/O 之前、可以在输出端看到类似这样的脉冲。 我们有一个新器件、该器件具有消除此类问题的功能(请参阅 此处 了解产品文件夹)。 否则、它们可能需要在断电时保持 OE 引脚为高电平、以保持 I/O 处于禁用状态、直到 Ioff 电路激活。

    。