This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G80:缓慢转换时钟输入如何影响器件?

Guru**** 1649350 points
Other Parts Discussed in Thread: SN74LVC1G80
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/941965/sn74lvc1g80-how-does-a-slow-transitioning-clock-input-affect-the-device

主题中讨论的其他器件:SN74LVC1G80

谢谢!

,、当我测试 SN74LVC1G80 μ A 时、当 CLK 为高电平且 D 为低电平时、,输出为高电平。 如果 CLK 缓慢上升、输出是否仍然为高电平?还是输出 Q0、然后输出高电平?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我将其分为新的主题、因为这是一个单独的主题。 我们将主题分开、以帮助将来通过搜索引擎发现这一点的任何人避免混淆。

    我本来希望系统能带来克莱明的响应、但似乎没有、所以我在这里引用他的话:

    [引用用户="Clemens Ladisch"]

    当器件检测到 CLK 输入端的上升沿时、即当 CLK 引脚上的电压超过开关阈值时、输出会发生变化。

    不允许 CLK 缓慢上升;请参阅 Δt Δv 工作条件中的 Δ V/Δ T 限值。

    [/报价]