This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G373:加电后 Q 输出状态故障

Guru**** 1791630 points
Other Parts Discussed in Thread: SN74LVC1G175, TLV809E, SN74LVC1G98
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/915481/sn74lvc1g373-trouble-with-status-of-q-output-after-power-up

器件型号:SN74LVC1G373
主题中讨论的其他器件:SN74LVC1G175TLV809ESN74LVC1G98

您好!

这是我在上电之前的设置:

- Vcc 和 D 输入连接在一起(处于3.3V 电平)

- LE 信号从另一个器件(处于3.3V 电平)发出、并设置为0 (GND)

-/OE 接地

当我接通电源(Vcc 从0变为3.3V)时、Q 输出切换为1、但我希望此输出保持为0、因为 LE 信号仍然为0。 但现实情况并非如此。

这里是电子装置的视图。

感谢您帮助我解决这个问题

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请参阅 [常见问题解答]锁存器件的默认输出是什么? (触发器、锁存器、寄存器)

    显然、您需要一个电路、该电路在输出为0时加电、并在第一个上升沿永久切换为1。

    这可以通过 SN74LVC1G175等触发器来实现。 要将其初始化为0、必须在上电时为 CLR 创建低脉冲、可以使用 TLV809E‍C26等复位 IC 或电阻器+电容器。

    或者、从两个 NOR 门(例如、SN74LVC1G98)构建一个设定/复位锁存器;它也需要被初始化(使用一个高脉冲)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、我现在更好地理解了、我将为我的板的下一个修订版设置这个(sn74lvc1g175)。

    但是,随着 PCB 的制造,是否有可能通过使用 Q 输出上的下拉来使其工作?

    非常感谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Q 是有源输出;它将覆盖下拉电阻器。 在此期间、您需要一些机制来保持 OE 为高电平。

    要使 Q 输出驱动为低电平、您需要具有 D 低电平和 LE 高电平。 使用此板不能轻松实现此目的。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢、我会尝试您建议的器件!