This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 具有尽可能低的延迟(<500psec)的1.8V LVCMOS 至3.3LVCMOS

Guru**** 2389910 points
Other Parts Discussed in Thread: LSF0101
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/907689/1-8v-lvcmos-to-3-3lvcmos-with-the-lowest-possible-delays-500psec

主题中讨论的其他器件:LSF0101

 您好!

我正在寻找 从1.8V LVCMOS 到3.3LVCMOS 的可能最低延迟 (<500psec) 请推荐。

 Dilip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    AXC 系列中的转换器速度最快。 对于1.8V→3.3V、其传播延迟介于0.5ns 和4ns 之间。

    您需要在哪个应用中实现如此小的延迟?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Clemens、

    它用于 PTP 时钟转换应用。

    谢谢、

    Piyush

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果上拉电阻器的值足够低(并且容性负载不是太高)、像 LSF0101这样的无源开关可能具有非常低的传播延迟。 RL = 300 Ω 时、典型延迟为0.4ns、但信号源必须能够灌入11mA。