This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 是 CLR 输入正常 CMOS 输入

Guru**** 2527600 points
Other Parts Discussed in Thread: SN74LVC1G34, SN74LVC1G123

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/922894/is-clr-input-normal-cmos-input

主题中讨论的其他器件:SN74LVC1G34SN74LVC1G123

尊敬的 Ronald San:

感谢你的答复。
SN74LVC1G34上升速度规格适用于 Vcc。
此规则是否适用于 SN74LVC123的 CLR 引脚?

我认为 CLR 引脚的输入是正常的 CMOS 输入、如果输入信号有噪声、则会影响操作。
在这种情况下、CLR 的输入信号没有噪声。
我还认为、如果超过 CLR 引脚的阈值、Q 输出工作正常。
您能否解释一下这种现象的原因?

此致、
YUto Sakai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    YUo-San、

    我发表了这篇文章、因为逻辑团队将能够更好地帮助您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    这是否是以下主题的延续?

    Δv 表第7.3节中列出的"Δt μ V/μ s 输入转换上升或下降速率"规格适用于器件的 CMOS 输入。 CMOS 器件的输入需要快速且无噪声、才能识别正确的逻辑电平。 请参阅以下内容:

    简而言之、是的、该规格仍然适用于 SN74LVC1G123的 CLR 输入、该输入将需要更快的转换。

    谢谢!

    乍得克罗斯比

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yuco-San、您好!

    我很乐意提供帮助、但可以确切地说明您所谈论的是什么现象?

    编辑:乍得似乎能够找到相关帖子、因此我将让他继续为您提供支持。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Chade-San、

    很抱歉、我在昨天发布的主题中犯了一个错误。
    乍得说的线程是正确的。

    我可以理解其内容。 感谢您的回复。
    您是否计划在 CLR 引脚规格中添加"Δt Δv μ V/μ s 输入转换上升或下降速率"?
    请将其作为 CLR 输入信号的规格添加到数据表中吗?

    此致、
    YUto Sakai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yuco-San、您好!

    遗憾的是、我认为我们不打算尽快更新此数据表。

    谢谢!

    乍得克罗斯比

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Chade-San、

    我们的客户提高了输入信号的速度、问题得到了解决。 非常感谢。
    让我再问一个问题。
    施密特触发输入是否不会发生这种现象?

    此致、
    YUto Sakai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yuco-San、您好!

    没错、施密特触发输入能够处理这些缓慢的上升/下降沿、因此不应出现任何毛刺脉冲。

    谢谢!

    乍得克罗斯比