This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC8T245-Q1:无电机会和电源定序

Guru**** 2394505 points
Other Parts Discussed in Thread: SN74LVC8T245-Q1, SN74AXC8T245-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/761539/sn74lvc8t245-q1-noe-and-power-sequencing

器件型号:SN74LVC8T245-Q1
主题中讨论的其他器件:SN74AXC8T245-Q1

我在 SN74LVC8T245-Q1数据表中看到以下注释:

"为了确保加电或断电期间的高阻抗状态、应通过一个上拉电阻器将 NOE 连接到 VCC "

对于通过 DIR 引脚指定为输入的引脚、这是否也是一个要求? IE、如果 DIR 连接到 Vcca、并且 NOE 在整个上电过程中连接到低电平、是否存在启用 A 端口和后驱动的风险?

如果 DIR 和 NOE 在 Vcca 被拉高时都与 Vcca 相连、那么 NOE 被拉低、然后 Vccb 最后被拉高、该怎么办?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Joseph、欢迎参加论坛!
    首先、此器件具有部分断电额定值(也称为 I_OFF)、每当一个(或两个)电源保持在0V 时、该器件的所有 I/O 引脚都会进入高阻抗状态。 泄漏在电气特性表中的名称"Ioff"下指定。

    假设 DIR 电路首先上电(DIR 电路以 VCCA 为基准)、则它将正确确定方向并防止 A 端口成为输出。 由于过程中存在微小变化、因此在 DIR 电路之前、输出可能会变为有效状态、因此可能会发生毛刺脉冲。

    OE\引脚经过专门设计、可首先激活、一旦电源引脚上提供所需的偏置电压、它就会保持所有高阻抗。 如果您希望确保启动时不会出现故障、则唯一可以保证保持 OE\高电平的方法。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    除了 Emrys 指出的情况外、我还建议将 IO 端口接地。
    IO 端口上的输入电路始终处于激活状态、因此具有浮动端口会导致更高的 ICC 电流、并且还可能在其中一个电源发生斜升时触发另一个端口。 IO 端口上的弱下拉电阻将确保已知电压。
    转换的电压是多少?
    您是否会考虑将 SN74AXC8T245-Q1用于高达3.6V 的转换? 当电源电压斜升且已知无毛刺脉冲输出时、这些电阻器不需要外部下拉/上拉电阻器。
    您也可以在此处参阅应用手册 :www.ti.com/.../scea058a.pdf