This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV1T45:原理图审阅/上拉电阻器要求

Guru**** 2527070 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/760680/sn74lv1t45-schematic-review-pull-up-resistor-requirement

关于 LVCT 组件的另一个问题、我是否必须在1Y 和 B/2A 以及 B1/2OE 和 B2之间放置一些上拉电阻器(另一侧相同)。
数据表上说"系统-1和系统-2必须使用相同的条件、即上拉或下拉。"

此外、我想我应该为 Vcca 和 Vccb 使用一些电容器、并为方向使用相同的上拉电阻器。

我是对的吗?

再次感谢

下面是我使用 Eagle (电阻器4、7K 欧姆和电容100 NF)所做的工作:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Thibult、

    我将此主题分开、以区分问题。 这可以帮助任何可能前来寻找类似问题信息的人。

    可以完全移除电阻器 R61、R62、R63和 R64 (开路)。 这些都连接到输出,输出将始终由其中一个逻辑器件直接驱动--永远不会有这些线路悬空的时间。

    电阻器 R60可以留在那里或被移除(短路)--它只连接到一个高阻抗输入(DIR),因此对电路没有好处。

    我建议在 I/O_VOIE1_TTL_0处添加一个上拉或下拉电阻器。 这是一个可保持悬空的节点(如果~2OE 无效且输出未连接到任何器件)。  可使用一个非常大的下拉电阻来减少负载问题(例如、100kΩ Ω)

    我还对您的原理图提出了一些一般性建议、这些建议并不是必需的、但也是通用的设计实践、可在未来为您提供帮助:

    (1)原理图中的引脚排列不必与数据表匹配。

    您可能已经知道了这一点、但如果您不知道、我只想提及它。  许多工程师重新排列原理图中的引脚、使其设计看起来更干净、并防止混淆。  我注意到你所有的引脚都是真实器件的引脚对引脚匹配--这一点没有什么问题(特别是对于业余爱好者... 它使连接物品变得更加容易!)、但如果使用较大的芯片 、则将引脚放置在不按顺序放置可能非常有益。

    (2)避免交叉引脚

    要小心地用电线跨越针脚——有些程序不会有问题,但有些程序会将电线短接至针脚,您可能不会注意到。

    这种情况很容易被忽略、在制造 PCB 时很难找到问题。

    (3) Avoid4路交叉路口

    这是另一个软件问题--有时程序无法正确连接十字路口处的所有电线。 如果您有4根导线进入同一个点、则其中一根导线可能无法连接、但仍有一个连接气泡、因此您无法辨别。 为了清晰起见、将4路连接分离为2个3路连接是一个好做法。

    祝您的项目顺利、并随时回来。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    嗨、Thibult、
    抱歉、我遗漏了有关电容器的信息!

    是-您应该在每个器件的电源引脚上有一个旁路电容器、最好尽可能靠近物理引脚放置。 这些电容器通常为0.1uF、但基本上可以是0.022uF 和1uF 之间的任何值... 有些工程师甚至会并联添加多个电容器、以帮助消除某些噪声频带。 如果您不希望高频噪声出现问题、我建议您仅使用0.1uF 电容器。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、感谢您的回答。

    这有助于我深入了解组件以及如何继续。

    您告诉我"可以完全移除电阻器 R61、R62、R63和 R64 (开路)。 这些都连接到输出,输出将始终由其中一个逻辑器件直接驱动----永远不会有这些线路悬空的时间。" 我了解这一点。

    现在、如果我处于以下配置(2个5V 输入来自连接器(例如 SUB)、并且我将它们直接连接到 LVC2T45)、如果我需要一些下拉电阻器(我的示例中采用100K):

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    在此原理图中、LVC2T45配置 A1和 A2作为输出(DIR =低电平)、因此不需要下拉电阻器。 如果您将 A1和 A2引脚配置为输入(DIR =高电平)、则建议在断开连接器时使用下拉电阻器将输入保持在低电平。

    我应该注意到另外一件事--我建议在连接器和逻辑器件之间添加外部 ESD 保护。 这些器件中的内部 ESD 保护仅用于制造 ESD 保护-大多数人与人接触的事件都是高得多的电压、可能会对器件造成损坏。