This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G07:VIL 和 VIH 之间的输入

Guru**** 2546730 points
Other Parts Discussed in Thread: SN74LVC1G07

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/793634/sn74lvc1g07-input-between-vil-and-vih

器件型号:SN74LVC1G07

您好、E2E、

 当输入介于 VIL 和 VIH 之间时、您能否确认 sn74lvc1g07的输出状态?  在该应用中、Vcc=3.5V。  那么、当输入介于0.8V 和2.0V 之间时、会出现什么情况? 输出被拉至3V。

谢谢!

Russell

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Russell、

    根据定义、当输入介于 VIH 和 VIL 之间时、输出为未知状态。 此外、该器件将从击穿中汲取大量额外电流、在此处进行了更多说明:

      

    我们建议不要使用这种类型的操作。

    话虽如此--典型 CMOS 器件的阈值约为 Vcc/2。  如果你的输入高于 Vcc/2,你的输入是“高”,低于你的输入是“低”--接近 Vcc/2你可以期待振荡和大量热量/可能的故障。