您好!
我有 一些关于与非门(SN74AUP2G00-Q1)的问题。
数据表中有功能表、但没有两个输入 为"X"的信息。
当两个输入逻辑为"X"时、输出电平是多少?
如果我们希望在两个输入为"H"时 NAND 门的输出变为"L"、我们如何设计输出默认电平? (实际上、如果 两个输入中的任何一个 不是"H"、我们希望输出电平为"H"。)
哪一个 更好地是上拉或下拉? 浮动性能最佳吗? 如果我们使用上拉或下拉电阻器进行设计、您能否推荐电阻器的值?
谢谢、
Kim Manwoo
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我有 一些关于与非门(SN74AUP2G00-Q1)的问题。
数据表中有功能表、但没有两个输入 为"X"的信息。
当两个输入逻辑为"X"时、输出电平是多少?
如果我们希望在两个输入为"H"时 NAND 门的输出变为"L"、我们如何设计输出默认电平? (实际上、如果 两个输入中的任何一个 不是"H"、我们希望输出电平为"H"。)
哪一个 更好地是上拉或下拉? 浮动性能最佳吗? 如果我们使用上拉或下拉电阻器进行设计、您能否推荐电阻器的值?
谢谢、
Kim Manwoo
您好!
感谢您的回答。
如您所知,如果我们使用1.8电压电平作为 Vcc,当输入电压电平高于1.17V (0.65*Vcc)时,与非门输入可以检测到高电平。
此外,当输入电压低于0.63V (0.35*Vcc)时,它还可以检测到低电平。 因此、当输入电平介于0.63V 和1.17V 之间时、我想知道与非门是如何工作的。
此外、如您所述、我认为输入信号可以悬空或 具有一定的电平(0.63V~1.17V)。
谢谢、
Kim Manwoo
输入必须始终处于有效的逻辑电平。 请参阅 [常见问题解答]慢速或浮点输入如何影响 CMOS 器件?
如果信号可以浮动、则必须添加上拉或下拉电阻器。 kΩ 值并不重要;通常使用10 μ s。