This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AUP2G00-Q1:如何设计 GATE 和#39;s 输出?

Guru**** 2386600 points
Other Parts Discussed in Thread: SN74AUP2G00-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/842310/sn74aup2g00-q1-how-to-design-the-gate-s-output

器件型号:SN74AUP2G00-Q1

您好!

我有 一些关于与非门(SN74AUP2G00-Q1)的问题。

数据表中有功能表、但没有两个输入 为"X"的信息。

   当两个输入逻辑为"X"时、输出电平是多少?

如果我们希望在两个输入为"H"时 NAND 门的输出变为"L"、我们如何设计输出默认电平? (实际上、如果  两个输入中的任何一个 不是"H"、我们希望输出电平为"H"。)

  哪一个 更好地是上拉或下拉? 浮动性能最佳吗? 如果我们使用上拉或下拉电阻器进行设计、您能否推荐电阻器的值?

谢谢、

Kim Manwoo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    "X"不是逻辑电平;它是表示"H"或 L"的占位符。 (在 SN74AUP2G00-Q1数据表中、"X"毫无意义、只能使用"H"、因为已经有一个表条目用于"L++"L"。)

    为什么您提到上拉电阻器? 您是否期望某些输入信号会浮点? ( 这是禁止的。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的回答。

    如您所知,如果我们使用1.8电压电平作为 Vcc,当输入电压电平高于1.17V (0.65*Vcc)时,与非门输入可以检测到高电平。

    此外,当输入电压低于0.63V (0.35*Vcc)时,它还可以检测到低电平。 因此、当输入电平介于0.63V 和1.17V 之间时、我想知道与非门是如何工作的。

    此外、如您所述、我认为输入信号可以悬空或 具有一定的电平(0.63V~1.17V)。

    谢谢、

    Kim Manwoo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    输入必须始终处于有效的逻辑电平。 请参阅 [常见问题解答]慢速或浮点输入如何影响 CMOS 器件?

    如果信号可以浮动、则必须添加上拉或下拉电阻器。 kΩ 值并不重要;通常使用10 μ s。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。

    正如我说过的、我们希望 NAND 门的输出  应该检测到"H"、但两个输入是"H"。

    我们应该在输入线路上有下拉电阻器吗?

    输出引脚如何? 我们应该在输出线路上有一个上拉电阻器吗?

    请您就我们的案例提供一些意见吗?

    谢谢、

    Kim Manwoo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请为每个输入组合指定所需的输出(实际上可能会发生):

    低:           
    低高         :
         低浮动:
    高低:          
    高:         
        高浮点:
    浮动低电平   :
    浮动高电平  :
    浮动:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我填写了以下所有案例

    低:           高
    低高         :高
         低浮动:高
    高低         :高
    高:        低
        高浮点:高
    浮动低   电平:高电平
    浮动高  :高
    浮动:高

    谢谢

    Kim Manwoo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您需要在两个输入端都使用下拉电阻器。

     只要与非门受电、它就会输出电压、因此您不需要 输出上拉电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢!

    当与非门受电时、输出电平的电压是多少?

    Kim Manwoo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当连接至某些 CMOS 输入时、电压为电源轨(VCC 或 GND)。 如果在输出端施加额外的负载、请参阅 VOL/VOH 规格。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、

    实际上、我不理解您的评论。

    "电压在电源轨(Vcc 或 GND)上"是否意味着输出电平可以是"H"或"L"?

    Kim Manwoo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、输出为 H 或 L