This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXS0102:导通栅极晶体管上的压降

Guru**** 2595770 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/847435/txs0102-voltage-drops-across-the-pass-gate-transistor

器件型号:TXS0102

您好,

 TXS0102 的建议低电平输入电压 VIL 为0.15V、即使对于来自 QUALCOMM、APQ8053的 AP 而言也是如此、其中 VOL 最大值为0.4V。 但根据 TXS0102中的注释、"提供的最大 VIL 值可确保维持 VOL。 VOL 值为 VIL 加上导通栅极晶体管上的压降。

我的问题是:

是否意味 着即使实际的 VIL 高于0.15、例如 APQ8053的0.4、VOL 也只是0.4 +压降? 根据 TXS0102的框图、输入和输出由一个导通栅极晶体管连接;

2  、导通栅极晶体管上的"压降"值是多少? 我需要该值来使用 TXS0102评估输入和输出电压的"数字低电压"

非常感谢 、期待您的参与。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我们在此为这个问题提供了一个很好的应用手册:

    http://www.ti.com/lit/an/scea056/scea056.pdf

    1、是的、VOL 是 VIL 的函数、VOL 只是 VIL +导通栅极晶体管上的压降。

    2、导通晶体管上的压降可以根据 IOL 和 Rpass 进行计算。 IOL 是流经 FET 的电流、Rpass 是 FET 的导通状态电阻。 当 FET 导通时、电流与电阻的关系相当线性。 因此、您可以计算数据表中给定的 VIL、VOL 和 IOL 的 Rpass 值。 然后、为您的 VIL、IOL 使用该 Rpass 值来确定您的 VOL 值。

    谢谢!

    卡兰