This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AXC8T245:关于错误的输出波形

Guru**** 2538950 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/823922/sn74axc8t245-about-wrong-output-waveform

器件型号:SN74AXC8T245

大家好、

此总线收发器用于执行1.2V 至1.8V 的电平转换。
DIR 端子上的信号方向固定、为1.2V 输入和1.8V 输出。
连接1.2V 输入(波形1)和1.8V 输出(波形2)

此时、输出波形不会从0V 摆动到1.8V
只连接一个500MHz 频带示波器即可测量输出。
是什么导致输出不摆动?

此外、数据表具有以下说明。
"从1.8V 转换到3.3V 时、支持高达380Mbps 的转换速率"
从1.2V 转换到1.8V 时、可支持多少?

波形1

波形2

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    探头是1 MΩ 还是50 Ω?

    平台不会显示为平面。 信号最终是否以较低的频率到达电源轨?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    探头为1 MΩ。
    在1MHz 的频率下没有问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1MHz 时的波形是什么样的?

    似乎没有有关该行为的文档、但如果 AXC 系列与 AVC 系列类似、则其输出驱动器在开关时会在短时间内使用较低的阻抗。 为了减少振铃、我猜低阻抗相位会在电压达到电源轨之前停止。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    由于1MHz 工作正常、但在~55MHz 下运行会导致问题、我认为输出负载足够大、无法使输出达到其最终状态。  我现在没有有关1.2至1.8V 转换时支持的最大频率的信息。 您知道输出负载 R/C 吗?

    tpd(和速度)与输出负载直接相关。 随着电容/电阻负载的增加、tpd 以线性方式增加。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    每个频率的波形如下所示
    1MHz
    10MHz
    20MHz
    30MHz
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当我返回特性数据时、我们看到1.2至1.8V 应该支持高达150Mbps 的速率。 因此、在此应用中、它应该能够毫无问题地支持110Mbps。

    您知道本例中的电容负载吗?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我还看到1.8V 的高电平达到1.5V、低电平大约为0.4V。  

    1.65V 情况下的数据表 Vol 和 VOH 分别列为1.2V 和0.45V。 因此、波形符合数据表中列出的电气特性。

    如果该波形在该特定 Vcc 电平下满足 VOH 和 VOL 的数据表特性、则最有可能采用确定数据速率的方法。  

    您是否看到接收器器件无法正确地解码逻辑电平的问题?