This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LSF0204:VREF B 侧的上升沿变慢

Guru**** 2540720 points
Other Parts Discussed in Thread: LSF0204

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/594072/lsf0204-rising-edge-became-slow-on-vref-b-side

器件型号:LSF0204

大家好、

客户使用了 LSF0204、发现 VREF B 侧的数据和时钟信号上升沿变得非常慢、所连接的波形显示 CH1低电压电平不是0电压电平、 它提升了大约0.5V。 但是、当它们将 EN 信号拉至 GND 时、低电压电平为0电压。

请注意、即使 CH1上25MHz/1.8V 的信号源是方波、但在 LSF0204电平位移后、输出波形成为正弦波形、这可能是由于缓慢的上升沿所致。

请建议如何调节 A 侧/ B 侧的上拉电阻器、以解决上升沿下降和低电压电平提升问题。 谢谢。

此致、

Arthur

波形通道定义:

CH1:1.8V 25MHz 时钟(__LW_AT__)U33.3 μ A 上的 SOC_LPC_CLKOUT0
CH2:在 U32.4)时为1.8V LPC 数据(AD1)(__LW_AT__SOC_LPC_AD1
CH3:3.3V 25MHz 时钟()U33.9 μ A 时的 LPC_CLKOUT0_R
Ch4:)LPC 数据(AD1)(__LW_AT__LPC_AD1 (U32.8 μ s)






  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Arthur:

    LSF0204是无源转换器、这意味着低电平->高电平转换由外部上拉电阻器完成。  如果您查看波形、您可以在操作中看到这一点:

    此处的红线表示 LSF 通过输入信号的位置、而橙色线表示信号不再通过的位置。  LSF0204进入高阻抗状态、并允许上拉电阻器将输出上拉至3.3V。

    使用 LSF0204等无源转换器进行设计时有两个主要因素-负载电容和驱动器电流。  首先是负载电容-我很明显这里的负载电容太高了。 LSF0204 3.3V 侧的走线应尽可能短、以最大限度地减小电容。如果您可以切断信号路径下的底层接地平面、以进一步减小电容、则更好。

    根据给定的电阻器和示波器快照、我将估算 C = Tau /R =(20ns/4)/220 = 22.7pF 时的线路电容。  如果客户可以将线路电容减小到<10pF、他们应该会看到信号质量显著改善。

    我提到的第二个问题是驱动器电流。  您可以减小电阻以提高输出端的 RC 充电率、但这仅在输入可以再次将线路驱动为低电平时起作用。  您的驱动器必须能够吸收上拉电阻器电流、IPU =(3.3V - VOL)/RPU