This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD4048B:KD 引脚功能

Guru**** 2386620 points
Other Parts Discussed in Thread: CD4048B
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/758991/cd4048b-kd-pin-functionality

器件型号:CD4048B

您好!

我们将 CD4048B 用于其中一个项目。 根据数据表、KD 引脚用于三态输出或逻辑1和0输出(第3-137页)。 但根据第3-140页、Kd = 1 ->正常逆变器操作或 Kd = 0 ->高阻抗输出。  

该 IC 用作与门、并将 Kd 引脚连接到 Vcc。 它将用作与还是与非门?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Sushant、

    KD 引脚本质上是一个使能引脚。 当它为高电平时、器件输出处于激活状态、功能应该是以及 Ka、KB 和 KC 的配置方式。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sushant、

    当您查看数据表图2中的逻辑图时、事情变得非常简单。 它可以告诉您一切。

    Kai