This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC16T245:输入和输出上拉电阻器

Guru**** 1716560 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/758172/sn74avc16t245-the-input-and-output-pull-up-resistor

器件型号:SN74AVC16T245

大家好、

我看不到关于 A 端口和 B 端口的上拉电阻器的任何说明。

 那么、剂量 意味着我们不建议使用 上拉 电阻器、还是 禁止使用上拉电阻器?

2.如果客户使用上拉电阻器将 A 端口上拉至 Vcca、问题出在哪里?

Lacey

非常感谢!

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Lacey:
    今天是美国假日。 我们将在本周晚些时候与您再次联系。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    根据 DIR 和 OE 信号的不同、I/O 端口的运行方式与正常 CMOS 输入或输出类似(或为高阻态)。 因此、使用上拉/下拉电阻器完全可以。 (对于具有总线保持电路的"H"器件、这会有所不同。)

    您始终可以将引脚上拉至其自己的 VCC。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ladish、

    非常感谢您的快速响应。

    因此、我的理解是、如果我们不添加上拉电阻器、它不会影响器件的功能。

    如果我们添加上拉电阻器、器件会更好。

    那么、另一个问题是、如果我们仅在端口 A 或端口 B 中添加上拉电阻器、这是否会导致问题?

    Lacey

    非常感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    上拉电阻器是更好还是必需的、取决于您的电路。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Clemens、

    您能帮助解释更多吗?

    我在数据表中找不到有关上拉电阻器的任何说明。

    因此、我想知道在哪种情况下、必须添加上拉电阻器、在这种情况下、不需要上拉电阻器。

    Lacey

    非常感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    当 I/O 引脚为输入时、如果没有其他器件驱动有效电压电平、则需要上拉电阻。

    当 I/O 引脚为输出时、它不需要上拉。

    当 I/O 引脚为高阻态时、如果连接到其他一些需要在其输入端提供有效电压的器件、则需要上拉电阻器。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您、Clemens 为您提供有关此内容的意见。

    尊敬的 Lacey:
    请告诉我们有关该器件的应用或使用情况的更多信息吗? 通常、不建议将强上拉电阻器与类似的推挽式器件配合使用。 有不同类别的自动双向转换器、它们在内部具有上拉电阻器(TXS)或需要在外部(LSF)与开漏器件配合使用。
    正如 Clemens 提到的、当线路变为高阻态时、需要使用弱下拉/上拉电阻器来保持有效的逻辑电平。