This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC16T245:输入信号上升时间

Guru**** 2529560 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/650657/sn74avc16t245-input-signal-rise-time

器件型号:SN74AVC16T245

大家好、

  我们的器件是否能够在14.5ns/V 上升时间工作?    因为  该器件 已在14.5nv/s 输入信号条件下通过全温度测试。  如果 得到保证?   

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Lilian、
    数据表中列出的保证值为:5ns/V
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Emrys:

    由于此设计是固定的、但上升时间为14.5ns/V、如果我们的器件无法支持、则存在丢失插座的风险。

    是否可以 帮助  评估在此上升时间运行的风险?

    谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    这种上升时间是如何测量的----也就是说,使用哪种类型的探头? 逻辑信号通常位于极低电容迹线上(即< 5pF)、许多探针在连接时会增加10pf 以上的电容。 观察到的边沿速率可能不是器件在正常运行期间看到的实际边沿速率。