This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXB0304:随着输出电压接近 VCCB、B2输出波形上升速度变慢

Guru**** 2529800 points
Other Parts Discussed in Thread: TXB0304

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/694773/txb0304-b2-output-waveform-rising-speed-gets-slow-down-as-the-output-voltage-is-closing-to-vccb

器件型号:TXB0304

我仅在下降沿有类似的问题: 我的50 MHz SDHC 时钟从1.8V 转换为3.3V、绝不会使其低于1.0V。   当我减慢时钟速度时、我可以看到、当下降波形接近1.0V 时、下降时间会急剧下降。  在50MHz 时、上升沿在下降沿到达 GND 之前很早开始。

数据和 CMD 转换看起来不错-只是时钟有问题。  如图所示、时钟上没有上拉电阻器、数据/CMD 线路上没有串联端接电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Gregory、
    您能否在给您带来麻烦的通道上发布输入和输出的示波器截图? 最好放大到足够清楚地看到上升沿和下降沿。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请参阅下面的波形。  第一个示例显示了通过 TXB0304的260kHz SDHC 时钟的行为符合预期(1.8V 至3.3V)。  第二个显示280Hz SDHC 时钟(在所有 SD 卡事务完成后)看起来很糟糕。  在我看来 、TXB0304单次触发 PMOS 在输出完全摆动到 GND 之前已关闭、但为什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Gregory、
    在第一个示波器屏幕截图中、输出看起来可能具有很高的容性负载-输出上升沿有一些弯曲、这在轻(~15pF)负载下我通常不会看到。

    您是否确定第二次示波器屏幕截图上的 I/O 标签? 在我看来,“输出”上的上升沿是在“输入”的上升沿之前发生的--除非我缺少什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Emrys:

    总负载应低于40pf、包括5英寸走线、ESD 保护器件和 uSD 卡引脚。 屏幕截图上的信号顺序是绝对正确的、可以通过信号振幅进行确认、因为 MCU 的输入为1.8V、SD 卡的输出为3.3V。 除了注意到输入转换在输出转换之前开始之外、我无法解释第二个屏幕截图中明显的因果反转。 触发单次触发控制输出 FET 是否足够了?

    另一个观察结果:虽然 SD 时钟从看起来正常变为在事务的各个阶段看起来很糟糕、但 SD 卡电路几乎在所有电路板上都能正常工作。 在一个故障电路板上、在 TXB0304输出上添加示波器探针的电容会导致 SD 卡正常工作。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在我看来、它看起来像在驱动"输出"侧、因为它肯定首先上升(上升400us、这是 CMOS 器件中的永恒)。 此外、"输出"保持在大约1/2Vcc。

    此外,这里的输入波形失真很大--在你的电路中肯定会发生一些奇怪的事情,但我不确定是什么。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Gregory、
    您是否有机会发现导致电路中出现奇数偏置和反向驱动的原因?

    再次查看您的原理图、我建议拔出75k 上拉电阻。 TXB 并不真正"同意"上拉或下拉电阻器(即使您在技术上可以有类似的大上拉电阻器)。 可能会有一些泄漏电流流经这些电阻器、从而导致您的问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    不、我还没有弄清楚这一点。 我对上拉电阻很谨慎、但正如您所说的、数据表显示75k 应该正常。 不幸的是、我的问题似乎是时钟线没有上拉电阻。 此外、遗憾的是、时钟是单向的、我只使用了双向电平转换器、因为我有备用通道。 我完全感到困惑:电平转换器的输入时钟通常看起来不错、但有时输出时钟无法接地。 没有任何主动向上拉该线的行为。 来自 MPU 的 SDHC_CLK 驱动器的输出阻抗的动态变化是否会导致 TXB03040的行为发生变化?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我从未见过具有如此弱的输出驱动的处理器、但理论上是可能的。 如果在该模式下拉电流/灌电流小于100uA、则尝试切换 TXB 器件时会出现问题。