This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LSF0204:I/O 引脚的 VIL

Guru**** 2538950 points
Other Parts Discussed in Thread: LSF0204

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/721641/lsf0204-vil-of-i-o-pin

器件型号:LSF0204

您好!

LSF0204现在用于以下列出的两种情况、其中运行25MHz 数据。  我们如何获取这些信号的 VIL?

  1. 3V3至3V3:Vref_B 至 Vref_A
  2. 3V3至1V8:Vref_B 至 Vref_A

谢谢!

安东尼

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的安东尼:

    我将再次建议您通过以下链接观看我们的 Logic Minute 视频。 它将为您解答此问题。

    training.ti.com/TLM-LSF-Down
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,迪伦

    我阅读视频。  在我看来、VIL 与 FET 将从"关闭"变为"打开"的标准相关。  如果我理解正确,标准是关于 Vgs>Vth 或 Vgsr <Vth.  下面是一些娱乐系统、

    • FET 的 S 在哪里?  在 A 侧还是 B 侧?
    • Vth 的值是什么?

    安东尼

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的安东尼:
    这是一个4端口 FET、S 和 D 由施加的电压定义(即 V_DS 必须为正以导致通道中的电流)。

    阈值电压为~0.8V、但运行器件无需知道这一点、也与器件的 VIL 规格无关。 偏置电路会在偏置通道上强制恰好出现1个阈值电平下降、并提供您的工作阈值_if_您正确配置电路。

    LSF 系列器件没有 Vil 规格(针对数据通道)、因为它没有 CMOS 输入。 一旦 FET 导通、输入和输出通过一个小电阻短接。 输出电压要求将根据以下公式确定 VIL 要求:

    V_ol = V_il + r_ON* I_ol

    请注意、输入低电压 V_il 是灌入驱动器的电流大小(I_ol)的函数。