This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC244A:可容忍的电压纹波

Guru**** 2553260 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/681293/sn74lvc244a-tolerable-voltage-ripple

器件型号:SN74LVC244A

你(们)好

SN74LVC244或任何其他逻辑器件的可容忍电压纹波是多少?

此致、

Phaniendra Kundeti

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Phaniendra、您好!

    我们讨论的是输入引脚、输出引脚还是 VCC 引脚? 我们在数据表中推荐了工作条件、这些条件应涵盖输入电压(VI)、输出电压(Vo)和电源电压(Vcc)范围。 如果输入上存在纹波、还应考虑 VIH/VIL 规格。 去耦电容器也有助于清除 VCC 引脚上的噪声。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,迪伦

    我们要问的是 Vcc 引脚上的电源纹波。

    数据表指定了工作电压范围。 如果我使用具有2%纹波(1kHz-2MHz)的3.3电源、但不使用去耦合、那么输出逻辑的影响是可以容忍还是不可以接受。

    我现在要做的是考虑到这种纹波、电源摆幅可以是3.234V 至3.396V
    最坏情况下的 VOH 为2.10V @ 3.234V、VOH 为1.18V @3.396。 使用此值、我检查器件输出是否与负载兼容。

    这是检查电源纹波容差的方法。

    此致、
    Phaniendra Kundeti
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Phaniendra、您好!

    您还需要考虑 VIH/VIL 规格、因为这些规格会随 VCC 的变化而变化。 您的频率范围较宽、因此这可能会导致输入过慢的问题、当 VCC 变化时(这会改变开关阈值电平)、可能会发生振荡。 您也在正确的轨道上、将输出与负载考虑在内、但最终我会尝试通过一些滤波来消除纹波、以避免出现任何问题。