This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC4T774:电流消耗过高

Guru**** 2551110 points
Other Parts Discussed in Thread: CC2564MODA, BOOST-CC2564MODA

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/677769/sn74avc4t774-current-consumption-too-high

器件型号:SN74AVC4T774
主题中讨论的其他器件:CC2564MODABOOST-CC2564MODA

我在新设计中使用 CC2564MODA 双模蓝牙模块、发现蓝牙模块处于关断模式时的功耗高于预期、总共约为3mA。 我认为、较高电流消耗的来源是我使用的电平转换器 SN74AVC4T774RSVR。 我知道蓝牙处于关断模式、因为关断使能线路被驱动至接地。 我一直在比较我正在使用和不使用蓝牙硬件进行开发的模块、而未安装蓝牙硬件的模块不会消耗这种额外的电流。 当我尝试使用电平转换器的输出使能引脚禁用输出时、电流消耗仅会增加。 我还一直在将模块的电流消耗与我从 TI 购买的开发板 BOOST-CC2564MODA 的电流消耗进行比较、我从该开发中移除了电平转换器。 电路板进行比较、并且电流消耗没有差异、因此蓝牙模块可能毕竟会消耗额外的电流。 是否有适用于此开发的原理图。 电路板? 我还没有找到一个。 如果已连接我的设计原理图中的蓝牙部分、请执行以下操作。 我还使用了 TI wiki 网站上的文档作为与这些电平转换器集成的蓝牙模块的参考。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Michael、

    欢迎使用 e2e!
    感谢您提供的详细说明和原理图。
    我看到 DIR1连接到 Vcca、因此信号流是 A 到 B。当电平转换器被禁用时、输入电路仍然有效、因此我建议 B 端口也接地。
    所有其他 IO 端口也是如此。 当处于高阻态时、IO 端口将使其输入电路处于活动状态。 您可以尝试使用具有弱下拉电阻器的 IO 端口来查看 ICC 电流是否下降。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    根据我的原理图提供了这些新信息。 对于将 DIRn 拉至 GND 的信号通道,使信号流为 Bn->I 应该在 BN 和接地之间连接一个弱下拉电阻器~100kΩ,以强制输入电路进入低功耗状态。 如果这对您来说是正确的、我将在工作台上尝试一份包含我的调查结果的报告。 CC2564MODA 蓝牙模块在关断时在 UART 和调试引脚上启用其自身的上拉电阻、假设这些上拉电阻为1MΩ Ω、我认为100kΩ Ω 下拉电阻应足够弱、同时将输入信号保持在电平转换器的 VIL 阈值内。