This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC4T774:问题

Guru**** 2582595 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/745925/sn74avc4t774-questions

器件型号:SN74AVC4T774

团队、

1) 1)     如果我为电平转换器的 B 侧供电、而 A 侧未通电、并且 OE_N 线路上有一个上拉至 VCCA 的电压、并且方向线路被接至 GND 或 VCC A

  1. 当 A 侧电源轨斜升时、方向或数据线会出现干扰? (假设 B 侧通电、A 侧上升)
  2. 虽然 OE_N 为高电平、但器件的两侧是否需要具有下拉电阻以在 IO 线路上提供低电平或高电平? (包括将作为输出的 IO)
  3. 在这些状态下、ICCA 或 ICCB 上是否有更高的电流?

 

2) 2)     如果我为电平转换器的 A 侧供电、而 B 侧未供电、并且 OE_N 线路上有一个上拉至 VCCA 的电压、并且方向线路被接至 GND 或 VCC A

  1. 当 B 侧电源轨斜升时、是否会出现任何数据线或方向干扰?
  2. 虽然 OE_N 为高电平、通常输出的线路是否需要偏置电阻器?
  3. 在这些状态下、ICCA 或 ICCB 上是否有更高的电流?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、
    我已要求我们的翻译专家对此进行研究。 他明天在办公室时将与你回来。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、

    我建议在器件 IO 数据线上使用弱下拉电阻。 原因是器件的输入电路始终处于激活状态、并且应该具有已定义的状态。 当 Vcca 断电时、IO 线路处于高阻态 B 端口具有有源输入电路(与 DIR 引脚状态无关)。
    使用100k/1M 电阻器的弱下拉会起作用。 Vcca 斜升时 DIR 引脚的状态是什么?
    1A)通过两个 IO 端口上的弱下拉电阻器升高 Vcca 也可确保 DIR 或数据引脚上没有干扰。
    1b) OE 高电平可确保 IO 端口上的高阻态。 建议在电源通电时在 IO 线路上定义状态。
    1C)数据表规定了 ICCA 和 ICCB 电流、需要注意输出无负载且输入位于任一电源轨的测试条件。

    2A)未定义器件的电源排序、可按任何顺序斜升、而不会影响器件的可靠性。 在执行此操作时、必须考虑系统要求。 当任一端的 PD 电阻较弱时、IO 或数据端口上不会出现毛刺脉冲。
    2b)我建议您使用它。
    2C)请参阅数据表规格/或1c。

    请告诉我应用和使用 AVC4t774的要求。 客户是否会考虑使用新发布的 AXC 系列器件?