This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LSF0108:采用级联方式的 LSF / VAB 高电平

Guru**** 1952840 points
Other Parts Discussed in Thread: LSF0108, LSF0102
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/728513/lsf0108-lsf-in-a-cascaded-way-vab-high

器件型号:LSF0108
主题中讨论的其他器件: LSF0102

您好!

我目前使用 LSF0108在第一块电路板上执行+3.3V 到/从+1.8V 转换。 转换正常。

在某些情况下、我需要级联2个 LSF:将第一个上一个板(因此使用第一个 LSF +3.3V <->+1.8V)连接到第二个板(因此使用第二个 LSF +1.5V <->+3.3V)。

在这种情况下会出现问题:+1.8V ->+3.3V ->+1.5V。

当我的+1.8V 逻辑器 件输出逻辑零时、Ax 信号(第一个 LSF)大约为0.6V (我假设它对应于视频"使用 LSF 系列进行降压转换"中描述的 VAB 电压)。 由于 Bx 上的电压比 Ax 高得多、第一个 LSF 的 Bx 大约为0.65V、第二个 LSF 的 Ax 大约为0.7mV…… 高于我的器件的 VIL (0.35x1.5V=0.525V)、因此在+1.5V 时采样数据失败。

我对0.6V 有点困惑。 它是否看起来太高? 这是正确的行为吗? 我们如何评估此 VAB?

如需了解相关信息:

  • +1.8V->+3.3V 的"A"端口没有上拉电阻
  • 'b'端口为+1.8V->+3.3V、具有一个上拉电阻(200 Ω)
  • 'b'端口+3.3V->+1.5V 对应于与之前的连接(因此相同的上拉电阻为200 Ω)
  • +3.3V->+1.5V 的"A"端口没有上拉电阻

我是否需要具有更高的电阻才能最大程度地减小灌电流?

非常感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Sylvain:

    我们可以获得电路的一些原理图吗? 这将有助于我们了解正在发生的情况。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Sylvain、
    听起来输出驱动器不够强大、无法处理灌入其中的电流。 您可以增大上拉电阻器值吗? 这会减小流入驱动器的电流、并为第一个 LSF 提供较低的"零"。

    此外,当您说0.7V 的值高于您的器件 V_IL 时--这是否意味着它会导致器件切换或出现问题? 通常情况下、器件将在 Vcc/2附近切换、与建议的输入低电压相比、您有更多的作用。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    我合并了两个板... 如果一个 LSF 位于+3V3、而另一个 LSF 位于+2V5、是否存在问题?

    注:

    连接到 DATA_INPUT/DATA_OUTPUT 的模块需要 R13。

    我的 FPGA 处于+1.5V。 因此、VIH 的问题...

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的讲解。
    我将在第二天的工作中尝试(!)。 我已经更改为更大的电阻器、没有任何变化。 我将使用多个值进行测试。
    FPGA 没有什么特别的问题、只是它没有正确地对数据进行采样("0"通常被视为"1")。 但是、是的、与建议的电压相比、我要发挥更多的作用...
    谢谢。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Sylvain:

    您是否能够测试更多的电阻器值? 正如 Emrys 所建议的、我认为这是输出驱动器的驱动强度问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、

    不。。。 我随低电阻值(200欧姆)和较高电阻值(高达20k)而变化、但结果没有明显改善。
    目前、第二块电路板未装配 LSF0102组件(由旁路电阻器替代)。 它不是最佳(因为我需要为2个不同的项目管理2个不同的 BOM)、但它可以...

    我正在等待新电路板停产、以便在更清洁的环境中重新测试。

    感谢您的反馈、

    Sylvain。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Sylvain:

    明白了、让我知道测试是如何进行的。 请保存示波器照片并将其发布在此处、因为如果问题继续存在、这将有助于我们与您一起调试问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Sylvain:
    我看到您将此问题标记为“未解决”--您能否发布其他详细信息? 我们很乐意帮助您解决问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Emrys:

    是的、这对我来说仍然令人困惑...

    我收到了4块电路板的批量生产。 即使我只使用一个 LSF (FPGA +3.3V -> LSF ->与+1V8兼容的器件)、也只有2个电路板完全正常工作、如以下原理图所示:

    注意:由于器件要求、需要 R13电阻器。

    对于2个工作板、我有以下示波器截图。 我代表'CAM_IR_Tx 到 DATA_INPUT'的路径(向下转换)(很抱歉质量):

    • FPGA 端:

    • 器件端:

    ->即使不是完美的(是否可能具有较低的 VOL 电平?)、我的器件也会正确回答。

    对于不工作的电路板、我有:

    • FPGA 端:

    • 器件端:

    无可见活动

    我不明白为什么低电平大约为+1.25V (在良好的电路板上为+0.5V)。 即使这是一个很高的值、我也看不到 LSF 输出中的任何内容...

    电路板可能会损坏吗?

    我将电阻器 R13从200欧姆更改为20k 和100k、但没有任何改进。

    感谢您的支持!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Sylvain:

    我想在这里谈谈一些问题。 首先是信号路径。 您说它是 CAM_IR_Tx 到 DATA_INPUT、但从原理图来看、它应该是 CAM_IR_Tx 到 DATA_OUTPUT。 您可以确认吗?

    第二件事是 FPGA 的驱动能力。 当驱动为低电平时、由于 R12、它必须能够吸收大约17mA 的电流。 由于 VOL 值相当高、FPGA 似乎很难做到这一点。 由于我的第一条陈述、更改 R13可能不会对翻译产生影响。 我会增大 R12的值、以便您的 FPGA 更容易驱动接近0V 的低电平。这应该有助于导通 FET 导通。

    此外、为了更好地了解 LSF 的工作原理、我们提供了一个很棒的培训系列供您观看。 请参阅以下链接、观看专门介绍下行转换的视频:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    是的、您是对的:我在原理图中犯了一个错误:是 CAM_IR_Rx (LSF 的引脚6)连接到 DATA_INPUT。 抱歉...

    因此、对于该下行转换路径(+3.3V 至+1.8V)、FPGA 侧没有电阻器(R11是 DNI)、器件侧有 R13 (由于外部器件限制)。

    我将添加 R11以查看它是否更好...

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Sylvain:

    这可能是您看不到输出的原因。 如果您继续观看这些视频、它们将帮助您调整上拉电阻、从而平衡功耗和数据速率。
x 出现错误。请重试或与管理员联系。