请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN74LVC16245A 你(们)好
我知道 CMOS 栅极输入端的浮动电平(高阻态)是一个危险的问题、因为两个 FET 可以同时导通、从而导致 Vcc 到 GND 短路并烧断该栅极。
我想问以下问题:
1.如果 74lvc16245ADGG 器件的 oen (输出使能)引脚为"1"(高阻态输出),那么它是否会因输入悬空而对芯片造成上述危险而发生变化?
2.如果我不想更改当前的 PCB 布局并在芯片输入端有上拉电阻、我还有哪些其他选项可以降低上述风险?
3. 74lvcH16245ADGG 是克服输入悬空状态的好选择吗?
4.如果我用 74lvcH16245ADGG 芯片替换当前芯片,这是否意味着我必须从当前设计中删除 74lvcH16245ADGG 输出上的所有上拉电阻?
期待收到您的来信
谢谢
AMI