This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC16245A:SN74LVC16245A、具有悬空输入

Guru**** 2558250 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1187348/sn74lvc16245a-sn74lvc16245a-with-floating-inputs

器件型号:SN74LVC16245A

你(们)好

我知道 CMOS 栅极输入端的浮动电平(高阻态)是一个危险的问题、因为两个 FET 可以同时导通、从而导致 Vcc 到 GND 短路并烧断该栅极。

我想问以下问题:

1.如果 74lvc16245ADGG 器件的 oen (输出使能)引脚为"1"(高阻态输出),那么它是否会因输入悬空而对芯片造成上述危险而发生变化?

2.如果我不想更改当前的 PCB 布局并在芯片输入端有上拉电阻、我还有哪些其他选项可以降低上述风险?

 3. 74lvcH16245ADGG 是克服输入悬空状态的好选择吗?

4.如果我用 74lvcH16245ADGG 芯片替换当前芯片,这是否意味着我必须从当前设计中删除 74lvcH16245ADGG 输出上的所有上拉电阻?

期待收到您的来信

谢谢

AMI

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ami:

    [引用 userid=549720" URL"~/support/logic-group/logic/f/logic-forum/1187348/sn74lvc16245a-sn74lvc16245a-with-floating-inputs ]1. 如果 74lvc16245ADGG 器件的 oen (输出使能)引脚为"1"(高阻态输出)、则无论上述输入对芯片有何危害、该引脚是否会发生变化?

    否- OEn 引脚仅禁用此器件上的输出-输入仍处于活动状态。

    [引用 userid=549720" URL"~/support/logic-group/logic/f/logic-forum/1187348/sn74lvc16245a-sn74lvc16245a-with-floating-inputs ]2. 如果我不想更改当前的 PCB 布局并在芯片输入端设置上拉电阻、我还有哪些其他选项可以降低上述风险?[/引述]

    如果所有输入上拉至 VCC、则没有危险。

    [引用 userid=549720" URL"~/support/logic-group/logic/f/logic-forum/1187348/sn74lvc16245a-sn74lvc16245a-with-floating-inputs ]3.  74lvcH16245ADGG 是否是克服悬空输入状态的好选择?[/quot]

    是的、总线保持电路旨在防止此问题。

    [引用 userid=549720" URL"~/support/logic-group/logic/f/logic-forum/1187348/sn74lvc16245a-sn74lvc16245a-with-floating-inputs ]4. 如果我用 74lvcH16245ADGG 芯片替换当前芯片、这是否意味着我必须从当前设计中移除 74lvcH16245ADGG 输出上的所有上拉电阻?

    是的、上拉电阻器将与总线保持电路发生冲突。

    您可以选择在切换 OEN 引脚之前始终使输入处于高电平状态、从而使电路由总线保持电路上拉。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢

    AMI