This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXB0108:逻辑论坛

Guru**** 2013580 points
Other Parts Discussed in Thread: TXB0108
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1217587/txb0108-logic-forum

器件型号:TXB0108

图中显示了我们当前的设计。

在启动 FPGA 并完成配置之前、FPGA 的 GPIO 具有内置的75K 上拉电阻器。

如果未将下拉电阻器添加到 B 端口、则 B 端口将为高电平。 不过、我们希望在 FPGA 配置完成之前 B 端口处于低电平。

因此、我们在 B 端口上添加了一个下拉电阻器。
在调试中、我们发现了。 当下拉电阻为100K 时、系统上电时、B 端口也可能为高电平。 22K 时、输入共模电压将会降低至约22K。 当系统上电时、B 端口始终保持低电平。 我想问的是、下拉电阻器的值在理论上是否有任何支持?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在不中断正常功能的情况下、无法强制使 A 和 B 引脚具有不同的值。

    75k Ω 电阻器可以 kΩ(请参阅第8.3.5节)。 要在 FPGA 上电期间禁用 TXB、请将 OE 引脚拉至低电平。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Song:

    根据 Clemens 的反馈、您能否帮助澄清是否有任何其他问题? 谢谢。

    此致、

    迈克尔.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很抱歉这么晚才回复。
    让我重新表述我遇到的问题。
    TXB0108的 A 端口连接到 FPGA 的 GPIO、默认情况下 FPGA 具有内置的75K 上拉电阻器。 TXB0108的 B 端口连接到 QSPI 闪存的片选控制信号。 系统上电后、在 FPGA 完成引导之前、由于上拉电阻器的存在、其 GPIO 端口会导致 TXB0108的 B 端口处于高电平。 我们不希望出现这种情况。
    我曾尝试在 TXB0108的 B 端口上添加一个下拉电阻器、为 B 端口提供默认电平状态。 根据 TXB 数据表、我最初选择了一个100K 的下拉电阻器。 不过、使用示波器进行的测试表明、当系统上电时、B 端口有时处于高电平、有时处于低电平。 因此、我将端口 B 上的下拉电阻器的电阻从100K 降低到22K。 经过多项测试后、当系统上电时、B 端口稳定且为低电平。
    因为这个22K 是测试结果、所以我想获得其理论支持。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    22k Ω kΩ、因为它比最初尝试变为高电平的 TXB 输出强。 kΩ、您不得使用小于50k Ω 的下拉电阻器。 如果使用此类电阻器、当您实际希望输出正常工作时、输出可能无法输出适当的高电平信号。

    解决问题的唯一方法是在上电期间将 OE 拉低。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1.当使用22K 的下拉电阻时、端口 B 的高电平为2.8V、没问题。
    2、22k Ω kΩ、因为它比最初尝试变为高电平的 TXB 输出强//该声明是否得到理论计算的支持?
    非常感谢您的回复、期待您的再次回复。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1.这是不保证的;温度或制造变化可能会改变这种情况。

    2.否 您很幸运、它能够正常工作。 这是不能保证的。