This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G08:LVC 器件上的传播延迟分布

Guru**** 1744750 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1218476/sn74lvc1g08-propagation-delay-distribution-on-lvc-devices

器件型号:SN74LVC1G08

您好!

我想进一步了解您 LVC 器件中的最小和最大传播延迟。 我明白最小值和最大值强烈依赖于 Vcc 和温度。 但是、我无法找到在固定温度和固定电源电压下的任何最小值和最大值数据。  

我想 在容差尽可能小(< 7ns)的死区时间发生器中使用 Little Logic 的 LVC 器件。 这就是为什么我需要知道 在输出的上升沿之间可以获得的最大差分延迟、例如两个 LVC1G08、或两个 LVC2G08通道、由同一 PCB 上的相同电压源供电、由其各自输入上的相同信号触发。

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    同一器件上两个通道之间的延迟通常小于1ns。

    没有指定的保证最大值。 理论上最坏的情况是最小和最大 tpd 之间的差值、在5V 时为4ns;实际最大值可能要小得多。