This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AUC1G07:SN74AUC1G07

Guru**** 2381840 points
Other Parts Discussed in Thread: SN74AUC1G125
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1302537/sn74auc1g07-sn74auc1g07

器件型号:SN74AUC1G07
主题中讨论的其他器件:SN74AUC1G125

该开漏栅极的最大频率是多少?上拉电阻值会对其产生怎样的影响?

我看到 AUC 系列将在高于175MHz 的条件下工作、但这是一个漏极开路、是否相同?

此致、

尤里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    对于漏极开路器件、上升沿的速度受到上拉电阻器和任何布线/器件电容形成的低通滤波器的限制。

    一般来说、如果速度很重要、那么不应该使用开漏输出。 您试图解决的实际问题是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尝试使用关于33MHz 频率的多器件 SPI 总线 MISO 信号解决 SI 问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您为什么选择开漏缓冲器?

    为了组合多个 MISO 信号、您需要像 SN74AUC1G125这样的三态缓冲器。 (它们的/OE 可通过相应/CS 进行控制。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、我会