This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV1T125:禁用缓冲器时输出低电平

Guru**** 1257150 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1357039/sn74lv1t125-output-is-low-when-buffer-is-disabled

器件型号:SN74LV1T125

您好!

我手头有一个非常简单的电路。 我正在使用1个输入与门、它的输出会馈送到具有低电平有效使能端的缓冲器。

  • 当缓冲器被启用时、电路运行正常(缓冲器输出是透明的)、但是
  • 当缓冲区被禁用时、该电路不起作用。 (缓冲器输出应通过上拉为高电平、但改为低电平)

PFB SPICE +仿真

Br、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kranky:

    我认为提供的仿真是在启用器件时使用的。  
    但是、请注意、当输出被禁用且为非高电平时、为 Hi-Z 指定输出-与数据表中的第8.4节功能表类似。

    因此,将建议更强的上拉,谢谢。  

    此致、

    迈克尔.  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Michael、您好!

    我对启用和禁用情况(FW_RDY_N)的低电平和高电平进行了仿真。

    当您禁用时、输出应为 Hi-Z。 这就是我使用1k 拉电阻达到理想5V 电压的原因。 我预期输出为高电平(buff_out)、但相反、即使在使用上拉电阻时也看到低电平。

    Br、

    克兰基

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kranky:

    由于 Hi-Z 电流高于5V/1K 电流、您看到的电流很可能较低、推荐使用500欧姆、同时进行相应调整、谢谢。

    此致、

    迈克尔.