This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVCH1T45:SN74AVCH1T45的输出终端

Guru**** 1568615 points
Other Parts Discussed in Thread: SN74AVCH1T45
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1370423/sn74avch1t45-the-output-termination-of-sn74avch1t45

器件型号:SN74AVCH1T45

工具与软件:

您好!  

我对 SN74AVCH1T45的输出终端有疑问、我的输入信号是3.3V 100MHz LVCMOS、我想 将其转换为1.8V LVCMOS、但是我 在数据表中找不到芯片的输出阻抗、我应该放一个串联电阻或分流电阻来匹配50欧姆的传输线吗? 将1.8V 信号发送到  FPGA 的 CLK 引脚。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    是的、您可以将0欧姆串联电阻用于1.8V 输出、并根据您的系统需求调整高达33欧姆、谢谢。

    此致、

    迈克尔.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的答复、我还有另一个问题:SN74AVCH1T45的输入和输出端口的阻抗是多少?

    此致、

    长。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    输入为高阻抗、即 R = Vcc/ii。

    谢谢、驱动高电平时的输出阻抗=(Vcc-Voh)/IOH 和驱动低电平时的 VOL/IOL。

    此致、

    迈克尔.