This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD74HC4046A:INH=H 会影响 VCO 输出电平

Guru**** 1728770 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1375924/cd74hc4046a-inh-h-affecting-vco-output-level

器件型号:CD74HC4046A

工具与软件:

尊敬的论坛:

当它被 INH=H 停止时、我的应用对 VCO 输出电平很敏感

我观察到当 INH 激活时、它随机变为 H 或 L。

器件应用报告和旧的 National MM74HC4046A 数据表显示了 VCO 内部逻辑、建议使用  

当不是以随机方式停止时、输出 shold 为定义的 L (TI/Harris)或 H (NSC)。 总之、当 VCO 输出变为 H 时、我控制从运行状态变为停止状态

当 INH=H->timming capacitor 开关 桥接时、 两个 NMOS 晶体管都开启、允许100安培满放电。

 观察到的 行为非常令人困惑。

谢谢。此致、

Joseph

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Joseph:

    这是一款非常旧的器件、TI 没有任何人、至少我们的团队没有人会使用它、并具有相关经验。 我们不知道 VCO 输出状态与 INH 引脚间的关系是什么。  

    我在 TI 内部或 Google 搜索中找不到任何计时图。  

    很抱歉我们无法提供帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Noel、没问题、感谢 VM 花时间讨论此问题! 在短时间内,我 不会关闭这个主题,我 希望我 可以找到一个可能的根源, 指这个现象和一个变通办法。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的,我会保持这个帖子开放到本月底。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Noel:

    我做了一些试验。  我的实验表明、'HC/HCT4046A VCO 内部逻辑  完全遵循  原始 金属门 CD4046器件的 SCHA002A TI 文档中显示的逻辑(图8)。 因此、当实际施加 INH=L 时、VCOout 可以保持在 H 或 L 比例是正常的。 如果应用要求 VCO 在任何时候都应从所需电平启动、则需要先同步停止所需的外部逻辑(以所需的'VCOout'的下降沿或上升沿)。

    József μ A