This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74VMEH22501A:透明模式下的逻辑电平

Guru**** 2487425 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1388173/sn74vmeh22501a-logic-level-at-transparent-mode

器件型号:SN74VMEH22501A

工具与软件:

大家好!

请帮助我找到 透明模式下以下信号的逻辑电平。

  • OE (输出使能)
  • DIR (方向控制)
  • LE (锁存使能)
  • CLKAB .
  • CLKBA

此外、还请建议为这些信号使用上拉和下拉电阻值。

谢谢!

Gaurav

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Gaurav:

    有关电压电平、请参阅此处的。 对于这些信号、逻辑电平高于2V (对于高电平)、低于0.8V (对于低电平)。 5k 或10k 的上拉电阻器可以正常工作。

    此致!

    Malcolm

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Malcolm:

    感谢您的及时响应。

    我是否也应该使用5k 进行下拉? 或者、我是否可以使用零欧姆电阻?

    谢谢!

    Gaurav

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Malcolm:

    请查看下表中的透明模式信息:

    透明模式下的逻辑电平
    OE (输出使能) 下拉
    DIR (方向控制) 上拉
    LE (锁存使能) 上拉
    CLKAB。 下拉
    CLKBA 下拉

    如果 我在上表中输入了错误的数据、请告诉我。

    谢谢!

    Gaurav

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Gaurav:

    这看起来是正确的。 如果您不想使用引脚(如 CLK 引脚)、您还可以将其直接连接到 GND、而无需上拉或下拉。

    此致!

    Malcolm

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Malcolm 的答复。

    谢谢!

    Gaurav