This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G32-Q1:输入转换上升/下降时间

Guru**** 2380860 points
Other Parts Discussed in Thread: SN74LVC1G32-Q1, SN74LVC1G97-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1404713/sn74lvc1g32-q1-input-transition-rise-fall-time

器件型号:SN74LVC1G32-Q1
主题中讨论的其他器件: SN74LVC1G97-Q1

工具与软件:

逻辑团队、您好!

我对逻辑器件 SN74LVC1G32-Q1的上升/下降时间有疑问。  

电源电压为3.3V、因此为33ns。 这可以解释为不会超过 CMOS 技术导致的上升和下降时间?

这次是指全电压摆幅还是指10%/90%值?

背景是可以在栅极之前的输入端进行信号滤波。 在我的 mitτ 示例中、输入信号在电路板上运行得非常远、因此如果没有低通滤波器、我就不会这样做、目前 Δ V_RC=47ns。 此外、其中一个信号是2.5kHz PWM 信号、因此栅极"需要更频繁地开关"。 这一点有多重要?

谢谢、此致、

Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Δt /Δ t Δv 不适用于任何时间间隔。 在边线上的任何点都不得超过该限值。

    如果您无法保证输入信号始终足够快、请使用具有施密特触发输入的器件、例如 SN74LVC1G97-Q1。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Clemens:

    感谢快速的响应。 我不知道 SN74LVC1G97-Q1、可以将其配置为或门。

    感谢您的推荐!

    Michael