请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN74LVC1G32-Q1 主题中讨论的其他器件: SN74LVC1G97-Q1
工具与软件:
逻辑团队、您好!
我对逻辑器件 SN74LVC1G32-Q1的上升/下降时间有疑问。
电源电压为3.3V、因此为33ns。 这可以解释为不会超过 CMOS 技术导致的上升和下降时间?
这次是指全电压摆幅还是指10%/90%值?
背景是可以在栅极之前的输入端进行信号滤波。 在我的 mitτ 示例中、输入信号在电路板上运行得非常远、因此如果没有低通滤波器、我就不会这样做、目前 Δ V_RC=47ns。 此外、其中一个信号是2.5kHz PWM 信号、因此栅极"需要更频繁地开关"。 这一点有多重要?
谢谢、此致、
Michael