This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPLD1202:通过 SPI 编程期间的 GPIO 状态

Guru**** 2033340 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1445005/tpld1202-gpio-state-during-programming-via-spi

器件型号:TPLD1202

工具与软件:

团队成员、您好!

我有一个关于编程期间 GPIO 引脚状态的问题。
根据数据表、在启动期间、GPIO 处于高阻抗模式、直到触发上电复位。
在未编程的器件中、如果我正确理解、引脚应保持高阻抗模式。

我能否确保在通过 SPI 编程期间所有 GPIO (我用于 SPI 的 GPIO 除外)都处于高阻抗配置?
我不确定、因为数据表暗示编程是在 POR 之后进行的。


非常感谢!

此致
Renko.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Renko:

    是的、GPIO 引脚应该保持在高阻抗模式。