This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV4T08-Q1:SN74LV4T08-Q1最大输入转换时间

Guru**** 2387830 points
Other Parts Discussed in Thread: SN74LVC1G14, SN74LV4T08-Q1, SN74AHC1G14
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1452240/sn74lv4t08-q1-sn74lv4t08-q1-maximum-input-transition-time

器件型号:SN74LV4T08-Q1
主题中讨论的其他器件: SN74AHC1G14、SN74LVC1G14

工具与软件:

您好、TI E2E

我需要一个需要大约一秒延迟时间的电路。 为了防止逻辑门上出现击穿问题、我选择使用具有施密特触发输入的 SN74LV4T08-Q1、但我发现1.8V 设计的最长转换时间约为36ns。 然后、此设计显然违反该规范。 我在 E2E 论坛上阅读过、缓慢输入上升时间的容差是器件在具有较大迟滞的输入端具有迟滞量的函数、从而使输入对慢速转换输入信号的容差更强。 我在数据表中找不到有关 SN74LV 输入迟滞量的任何信息。 如果 SN74LV 不符合上升时间规格、是否有替代逻辑系列满足此要求?

谢谢、

Craig M

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    SN74LV4T08-Q1器件没有施密特触发输入。 如果您不需要电压转换、请使用 SN74LVC1G14/SN74AHC1G14等器件。

    施密特触发输入允许较慢的边沿、但不会减少击穿电流。 如果您关心开关期间的功耗、请改用比较器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的反馈! BTW、查看数据表、因为说明中确实指明输入为施密特触发、但文档中没有其他说明。   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    具有很小传播延迟的器件在设计时始终具有一些迟滞以抵消引脚和键合线的电感、但您的电路保证可见的迟滞量为零。