This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV165A:SN74LV165APWR

Guru**** 2015290 points
Other Parts Discussed in Thread: SN74LVC1G07, SN74HCS165
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1454244/sn74lv165a-sn74lv165apwr

器件型号:SN74LV165A
主题中讨论的其他器件:SN74LVC1G07SN74HCS165

工具与软件:

与之相关的人员、

我是 Oracle 硬件开发团队的 SI 工程师。 在 X12-2C 设计中、我们使用了 用于电源正常信号的 SN74LV165APWR 移位寄存器。 信号下降沿的时间通常在250ns 至540ns 之间。 但有两个信号为1.4ms。 我正在阅读数据表、但无法在电子表格中找到下降时间规格。 请告知这些数字是否正常。

我们还在 SN74LVC1G07上具有上升时间介于83ns 至212ns 之间的 POWEROK 信号。 类似地、我 也无法找到 SN74LVC1G07的上升时间要求。 如果 IC 的上升时间允许、请提供建议。

谢谢!

XIN

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Δt Δv 上升或下降速率(Δ V/Δ t)在相应的建议运行条件表中指定。

    这些边沿过慢。 使用具有施密特触发输入的器件、例如 SN74HCS165。