This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC16722:1 PPS 缓冲区实现方案1至 n、带 D'锁存器

Guru**** 1953960 points
Other Parts Discussed in Thread: SN74AVC16722, CDC318A, LMK1C1108, CDCLVC1112
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1453360/sn74avc16722-1-pps-buffer-implementation-1-to-n-with-d-latch

器件型号:SN74AVC16722
主题中讨论的其他器件: CDCLVC1112CDC318ALMK1C1108CDCLVC1110

工具与软件:

大家好、团队成员:

我们有一个 GPS 模块可以为时间同步提供1PPS 信号。 我们需要用1到 n (1输入 gps-1pps 到 many)缓冲此信号。 为此、我们计划使用 D'Latch/1PPS 驱动器或缓冲器。 浏览您的网站、我发现这一部分有22个频道的 D'Latch、即、  SN74AVC16722。  

在本例中、我们具有单输入 IF 1pps、我们需要对其进行缓冲。 为了更好地理解、请查看下面随附的方框图。

请根据我们的要求建议解决方案、我们是否可以使用  SN74AVC16722 任何其他器件。 在这部分(  SN74AVC16722 )我们有22个输入和22个输出。
基于这一点,我在下面陈述了我的问题。

问题1:我们能否将所有输入短接并连接到单个输入、即1PPS 输入并将所有22个输出连接到22个不同的位置?

Q2:是否可能具有1:N D'latch 或1PPS 缓冲器/驱动器。

Q3:实施此方法时需要考虑任何因素。

请分享您的意见。 非常感谢您的快速回复。

谢谢。此致、

Teja。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Teja:

    问题1。 是的、您可以将所有输入短接、并将输出连接到不同的位置。

    问题2: 此时不能使用不短接输入的1:N 器件。

    问题3。 除了数据表中的规格和要求外、没有其他具体注意事项。

    此致!

    Ian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    有1至8/10/12/18缓冲器、例如 LMK1C1108/CDCCLVC1110/CDCCLVC1112/CDC318A。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Clemens ladisch、

    感谢您的答复。


    在本例中、我们有3.3V CMOS 1PPS 信号。 我们可以使用  CDCLVC1112、它可以提供12个输出。

    提出该查询的原因是针对 CDCLVC1112、它是 LVCMOS 缓冲器。 如果不是这样、请建议使用具有相同1至12配置的 CMOS 缓冲器。

    此致、

    Teja。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    所有这些器件都支持3.3V 电压

x 出现错误。请重试或与管理员联系。