This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1454098/sn74avc4t774-partial-power
器件型号:SN74AVC4T774工具与软件:
您好!
我正在诊断提供给我的电路板的问题。 一个问题是、在使用部分功耗时、这个器件的行为是怎样的?
特别是 A 侧关闭(无 VCCA)、A 输入不被驱动、OE*接地以及 DIR 输入不被驱动。
B 侧的供电电压为3.3V (VCCB)。
B 输出有什么作用? 该行为是否确定?
我们观察到、B 输出至少在大部分时间驱动至3.3V。
谢谢!
丰富
您好、Rich:
在部分断电期间、IO 成为 Hi-Z、并且 Ioff 规范规定了进出任何 IO 的最大漏电流。 为了使该功能正常工作、VCCA 或 VCCB 不能悬空。
我们还需要确保 A 输入为 GND 而非悬空。 AVC 系列没有集成下拉电阻器、并且在 GND 没有这些下拉电阻器的输入可能会在输出端引起一些干扰。
此致、
Josh
尊敬的 Josh:
感谢您的答复。
事实证明、对于我继承的这一应用、VCCA 和所有输入都保持悬空(OE 接地)。
所以、在这些情况下、如果为 VCCB 供电、"B"侧输出上会出现什么情况? 测量结果表明(这很难实现)、在这些条件下、如果 VCCB 驱动至3.3V、我们将看到 B 侧输出为3.3V。 这就是器件的工作方式吗? 还是只是"依赖于"某些因素?
再次感谢、
丰富
您好、Rich:
当输入悬空时、输出将处于未知状态。 当 VCCB 供电时、它们可以为逻辑高电平或低电平。
此致、
Josh