This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXS0108E:输出最小脉冲持续时间和上升/下降时间

Guru**** 2482105 points
Other Parts Discussed in Thread: TXS0108E

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1461962/txs0108e-output-minimum-pulse-duration-and-rise-fall-times

器件型号:TXS0108E

工具与软件:

你好。

我目前正在使用 TXS0108E 设计电路的时序。
该电路通过 TXS0108E 从 FPGA 访问 MRAM。
TXS0108E 的电源电压为 VCCA=1.8V、VCCB=3.3V。

在查看了 TXS0108E 数据表后、我有以下两个问题。
请回答这些问题。

问题1。 关于 TW 脉冲持续时间
数据表指定了数据输入端口的最短脉冲持续时间。
如果输入端口信号具有最短脉冲持续时间、那么输出端口信号是否能保证具有相同的脉冲持续时间?
例如、在数据表的第5.7章中、当 VCCA=1.8V、VCCB=3.3V 并且推挽数据输入端输入了15.3ns 脉冲时、输出端口的脉冲宽度是否也是15.3ns?

问题2: 上升时间/下降时间
在数据表的图6-5中、tr 和 tf 指的是输出波形。
另一方面、在第5.11章的开关特性表中、TRA、TRB、TFA 和 TFB 表示输入上升/下降时间。
图6-5和第5.11章中的上升/下降时间是否涉及不同的含义?
或者其中一个描述是否不正确?
此外、如果第5.11章中的描述正确、则输入信号的上升/下降时间是否必须在最小和最大范围内?

提前感谢您。

Ryuji

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1.数据表仅说明了通道间偏斜。 您可以根据低电平到高电平和高电平到低电平传播延迟的差异来估算脉宽失真。

    2.据我所知,这些条目在错误的表格中;它们是要求,属于第5.7节。 也就是说、如果输入边沿时间低于推/挽驱动限制、则可以保证推/挽传播延迟。 (但是、最小值对于这些要求没有意义;我怀疑输入和输出时间有某种混淆。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我理解。

    非常感谢。