This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LXC1T14:设计问题

Guru**** 2381490 points
Other Parts Discussed in Thread: SN74LXC1T14
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1465907/sn74lxc1t14-design-questions

器件型号:SN74LXC1T14

工具与软件:

尊敬的*:

我们想使用 SN74LXC1T14将电平从1.8V 转换到3.3V。

1.8V 通过 LDO 从3.3V 生成(TLV77433PDQN、t_start_typ=400us)。

输入需要一个上拉电阻、在数据表中、pull-p 不应大于15k、所以我们可以使用10k?

该输出将连接到  具有100k 内部上拉电阻的 MR 引脚复位 IC (TLV809EA29DPW)。

对于此配置、您是否发现任何问题?

此致、

D.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、D:

    是的、输入端的10k 上拉电阻器应该没有问题。 我们不希望任何大于15k 的值、因为这会干扰100k 内部下拉电阻。

    输出端100k 的上拉电阻也很好。

    此致、

    Josh