This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC74A:PSpice for TI:只有 VIL 建模而不是 VIH

Guru**** 2481985 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1460664/sn74lvc74a-pspice-for-ti-only-vil-modelled-not-vih

器件型号:SN74LVC74A

工具与软件:

您好!

我注意到当时钟达到700mV 时、这个 D 触发器会切换、但这是 VIL 而不是 VIH

似乎遵守 SPICE 模型中的最高规则、而不是最下面的规则:

我是不是做错了什么?

此致、

Klaas-Jan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    此外、仿真中的 Tpd 为100ns、而数据表指定:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Klaas:

    我将把它发送给我们的建模专家、看看我们是否能够确定这里是否有任何问题。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Klaas:

    就传播延迟而言、这些模型对于器件行为的精度不会100%。 在 DFF 上、您希望时钟在阈值电压附近切换。  

    此致!

    Malcolm