This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AXC1T45:SN74AXC1T45

Guru**** 2380070 points
Other Parts Discussed in Thread: SN74AXC1T45, SN74AUC1G17, LMK00804B
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1474679/sn74axc1t45-sn74axc1t45

器件型号:SN74AXC1T45
主题中讨论的其他器件: SN74AUC1G17LMK00804B

工具与软件:

您好、我有从 FPGA 为 DUT 生成的时钟。 FPGA 产生一个2.5V (LVCMOS)@ 320MHz ,我需要电压转换为1.2V ( LVCMOS )@ 320MHz 用于 DUT。
 SN74AXC1T45是否适用于此应用?

在数据表中、当从1.8V 转换到3.3V 时、数据表显示为500Mbps。
那么从2.5V 转换到1.2V 时的速率是多少。

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    根据7ns 的传播延迟、安全估算值为143Mbps = 71 MHz。

    1.2V 时最快的器件是 SN74AUC1G17、其可实现超过256Mbps = 128 MHz。

    320 MHz 时钟应使用 LVDS 进行传输、而不是采用逻辑信号。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我的 FPGA 可以产生一个 LVDS 时钟(LVDS_2.5V 标准版),所以我会在我的 DUT 使用一个 LVDS 接收器,将 LVDS (2.5V 标准版)转换为 LVCMOS (1.2V ),这对我是有用的吗?

    如果是、您可以推荐一个将转换为 LVCMOS (1.2V)并支持我的数据速率(640Mbps/LVCMS)的320MHz 接收器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    没有任何 LVDS 接收器(或任何其他器件)可以生成1.2V 的320 MHz 信号

    在理想情况下、DUT 应支持 LVDS。 它到底是什么 DUT?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们有一个 ASIC 芯片( DUT ),它需要评估。
    我们设计了一个 PCB、并试图从 FPGA 生成所有必要的信号(在我们的例子中是一个 ZED 板)。
    DUT 要求主时钟@ 320MHz (1.2V LVCMOS )。 我们要在 PCB 上放置时钟缓冲器、但找不到与我们的规格相匹配的结果。

    DUT 被设计成只处理 LVCMOS @ 1.2V。  

    PS:FPGA (zed 电路板)可以生成  
    1.LVDS 2.5V 标准
    2.LVCMOS (1.8V 或2.5V)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    同样、没有任何器件可以生成1.2V 的320 MHz 信号。输出电压最低的时钟缓冲器是 LMK00804B、支持1.5V 电压(它需要3.3V 内核电源、并请注意、首选差动输入)。

    您可以尝试使用 LMK00804B;您的 DUT 可能使用0.3V 过高的输入信号。

    您应该重新设计 ASIC 以支持 LVDS 输入。