请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DRV8962 工具与软件:
我计划在 DRV8962设计中并联 OUT3和 OUT4。 假设如果我将 IN3和 IN4连接到高电平以及 PWM EN3和 EN4、则不需要向输出添加串联电感来更大限度地减小击穿电流、因为低侧 FET 永远不会导通、我是否正确? 负载仅是电阻性负载。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Michael:
[报价 userid="642889" url="~/support/motor-drivers-group/motor-drivers/f/motor-drivers-forum/1493270/drv8962-drv8962-parallel-outputs 我是正确的吗、假设我将 IN3和 IN4连接至高电平并且将 PWM EN3和 EN4连接至高电平、我不需要向输出添加串联电感来最大限度降低击穿电流、因为低侧 FET 永远不会打开? 负载将仅为电阻负载。是的、这是正确的。 负载是电阻性的、因此内部电流调节将不起作用、因为它需要电感负载。 除了并联连接外、两个半桥 Itrip 电平之间也可能存在小失配。 最好通过将 IPROPIx 连接至 GND 或在需要电流读数时将 VREF 设置为最大值来避免这种情况 3.3V 并选择 RIPROPI、使 VIPROPI 对于预期负载电流始终小于3.3V。 谢谢你。
此致、Murugavel