This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRV8873:nFAULT 引脚处于低电平的持续时间

Guru**** 1139930 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/motor-drivers-group/motor-drivers/f/motor-drivers-forum/1335334/drv8873-duration-of-nfault-pin-is-low

器件型号:DRV8873

大家好、

我可以知道 nFAULT 引脚处于低电平的持续时间吗?

此致、

山本俊介

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yamamoto-San:

    nFAULT 引脚在发生故障时被拉至逻辑低电平。 nFAULT 引脚拉至低电平的持续时间取决于触发它的故障条件。

    锁存故障可通过 nSLEEP 复位脉冲清除、持续时间大于 nSLEEP 抗尖峰脉冲时间5us 且短于20us。  

    更多有关 nSLEEP 复位脉冲的信息、请参阅数据表的第7.4.1.4节。  

    此致!

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    谢谢你的答复。 我很抱歉我的问题很模糊。 在器件启动期间、nFAULT 引脚被拉至逻辑低电平、对吧? 我想知道的是、nFAULT 引脚被脉冲为逻辑低电平的持续时间。

    此致、

    山本俊介

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的  Yamamoto-San:

    感谢您的澄清。  

    在启动期间、 nFAULT 变为高电平并为输入信号做好准备的唤醒时间为 twake = 1.5ms。

    此致!

    大卫