假设电源为48V、当/RESET 输入变为低电平并每250e-6s 重复一次时、电感负载需要100e-6s 才能衰减至零电流。
这意味着在占空比为40%的一个半桥下拉中耗散2.3W 的功率、因此在两个桥接执行此操作时、器件实际上为1.8W。
这是否正确?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
不、 我的意思是半桥"弱下拉":
DRV8412、DRV8432
SLES242G–2009年12月–2014年12月修订
Rpd
每一半输出端的内部下拉电阻器-
桥
当为 RESET_AB 或 RESET_CD 时连接
激活以提供自举电容器电荷
1
kΩ
7.3.3
器件复位
提供了两个 RESET 引脚用于独立控制半桥 A/B 和 C/D。 当 RESET_AB 置位时
半桥 A 和 B 中的所有四个功率级 FET 均处于低电平、强制进入高阻抗(Hi-Z)状态。 同样、
将 RESET_CD 置为低电平、强制半桥 C 和 D 中的所有四个功率级 FET 进入高阻抗状态。
为了在开关启动之前适应自举充电、 将复位输入置为低电平使能弱
半桥输出的下拉电阻。