This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430I2041:MSP430FR2041控制器重置

Guru**** 2535750 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/575414/msp430i2041-msp430fr2041-controller-reset

部件号:MSP430I2041

你好

我已经使用MSP430I2041-VQFN控制器实施了我的设计。 在测试过程中,每当操作GPIO PIN上的继电器时,我都会遇到控制器重置问题。 我已将RC时间常量值更改如下。

R:10K,47k

C:从2.2nF开始为1nF

更改RC常数值后,控制器复位的问题在一定程度上得到解决。

有人能就此问题提出其他建议。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Dipesh,

    RST跟踪是否与GPIO线路紧密耦合? 在使用TI设计的EVM进行原型设计时,您是否遇到过任何问题? 您能否提供有关RST和GPIO线路的示意图,电路板布局图像和示波器屏幕截图? RST线在VCC处保持稳定,以避免不必要的重置。 新的RC设置效果更好,因为它包括对VCC的更强拉力,这表明您的设计中的某些其他零部件正在影响RST线。

    此致,
    Ryan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Ryan:

    正如您所说,我已检入布局,RST跟踪未与GPIO线路耦合。 这两个轨迹之间有足够的空间。 我正在附加RST线的示波器屏幕截图。 进一步了解哪种类型的组件可能导致此类问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您是否还可以包括GPIO引脚和Vcc导轨屏幕截图? 继电器是否影响MSP430的电源? 确保VCORE电容为470 nF,并且VCC处的去耦电容大于4.7 UF (建议使用10 UF + 100 nF)。

    此致,
    Ryan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好Ryan

     

    我已经介绍了您提到的所有组件价值。 我使用了相同值的电容器,去耦电容器的值为100uF/50V。 此外,在控制器重置时,GPIO和电源PIN不会有任何波动。 波形是恒定的。 有一件事我想问你,如果我将RC时间常数上的电阻值更改为4.7K或任何其他低值,会发生什么情况。 RC网络上是否有与电阻器值相关的规则? 如果是,请您解释一下。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,dipesh,

    47千欧的推荐电阻主要用于SBW通信,如果将此值减小得太远,则RST可能无法通过2线JTAG进行正常通信。 在执行代码的特定部分时,您的程序是否始终重置,以及此固件是否可能导致软件RST?

    此致,
    Ryan